益電電子專業代理國內外知名電子元器件致力于知名電子元器件的推廣與分銷,代理產品覆蓋網絡通訊、汽車電子和消費電子等領域
全國服務熱線0769-82992785
13580886758
信息來源于:互聯網 發布于:2022-04-26
電子元器件是電子產品最基本的組成部分。電子設備的故障很大程度上是由于組件的性能、質量或選擇不合理造成的。因此,正確選擇電子元器件是保證電子產品可靠性的基本前提??煽啃栽O計是在最壞的使用環境中選擇仍能保證高可靠性的組件的過程。本文帶你了解選擇半導體集成電路的八大原則。一起來看看吧!
1 大型集成電路→大型集成電路→中型集成電路→小型集成電路。
2 盡量選擇金屬外殼集成電路,以方便散熱。
3 集成穩壓器內部應有過熱、過電流保護電路。
4 應考慮大型集成電路的選擇,否則會影響其可靠性。
5 集成電路MOS設備的選擇應注意以下內容: MOS設備的電流負載能力較低,而且容抗性負載對設備的工作速度影響較大。 對于時序,組合邏輯電路,所選設備的最高頻率應高于電路應用部分的2~3倍。 對于輸入接口,設備的抗干擾性較強。 設備對輸出接口的驅動能力較強。
6 應用CMOS集成電路時應注意以下問題: CMOS集成電路輸入電壓的擺幅應控制在源極電源電壓與漏極電源電壓之間。 CMOS集成電路源極電源電壓VSS為低電位,漏極電源電壓VDD為高電位,不能倒置。 當輸入信號源和CMOS集成電路不使用相同的電源時,首先連接CMOS集成電路電源,然后連接信號源,然后斷開CMOS集成電路電源。 CMOS集成電路輸入(出)端連接長線或大積分或濾波電容時,限流電阻(1~10kω)串聯在輸入(出)端,輸入(出)電流限制在10ma以內。 當輸入到CMOS集成電路的時鐘信號因負載過大而過慢時,不僅會造成數據錯誤,還會增加其功耗,降低其可靠性。因此,可以在其輸入端添加施密特觸發器,以改善時鐘信號的邊緣。
7 CMOS集成電路中所有不同的輸入端不得閑置,一般按其工作功能處理如下: VDD或高電平應通過0.5~1Mω的電阻與門和非門的多余端連接。 或門或非門的多余端,應通過0.5~1mω電阻連接VSS或低電平。 如果電路工作速度不高,不特別考慮功耗,則多余端可與同一芯片上功能相同的使用端并聯。應指出,與單個應用程序相比,并聯應用程序的傳輸特性發生了一些變化。
8 在選擇集成運算放大器和集成比較器時,應注意以下問題: 在應用負反饋時,應采取補償措施,防止自激振蕩。 集成比較器開環時,有時會產生自激振蕩。主要措施是實施電源去耦,減少接線電容和電感耦合。 當輸出功率較大時,應增加緩沖級。當輸出端連接到電路板外部時,應考慮在輸出端增加短路保護。 輸入端應加過電壓保護,特別是當輸入端連接到電路板外時,必須在輸入端采取過電壓保護措施。